注册 登录  
 加关注
   显示下一条  |  关闭
温馨提示!由于新浪微博认证机制调整,您的新浪微博帐号绑定已过期,请重新绑定!立即重新绑定新浪微博》  |  关闭

构建数字通信技术理论与实践之间的桥梁

孤云出岫去留一无所系 朗镜悬空静躁两不相干 菜根谭.明.洪应明

 
 
 

日志

 
 

超前滞后型位同步环信号波形的理解  

2015-08-05 23:16:15|  分类: 调制解调技术 |  标签: |举报 |字号 订阅

  下载LOFTER 我的照片书  |

问(1263922208@qq.com):

杜老师:
你好!
我最在准备电子设计大赛的时候有机会看到你的数字调制解调(altera/verilog)这本书,这给我带来了很大的帮助。但是我也遇到了很多的困惑,希望杜老师能指点一二。
1,我在看159页锁相环位同步技术这节时,提到锁相环位同步的前提是,获得初始相位,也就是 获得相邻码元的跳变时刻。为什么知道跳变时刻就能获得初始相位呢?
2,clki为什么是位同步信号,为什么他的周期与码元数据相同,上升沿与码元初始相位对齐?我在程序中看不出来。
3,P167 pdbef<=(din_edge&clk_i)
pdaft<=(din_edge&clk_q)是不是就是根据这两句话判断本地信号超前还是滞后?又因为所有的判决时候都是在相邻码元跳变时刻,而此时din_edge必然是高脉冲,那么最后判断超前和滞后不就是取决于clk_i和clk_q吗?也就是clk_i高电平时(clk_q低电平)是本地超前,相反的时候是滞后?这是为什么呢?我在这里很凌乱,研究了几天也不懂。
我刚本科毕业,准备读研究生。能力有限,问题太LOW,还请杜老师耐心解答。感激万分。另外,如果方便还请老师留一个扣扣号,方便向你求教。

回复:

1)相邻码元的跳变时刻,自然就是位同步的初始相位啰。所谓位同步,一般是指与码元起始时刻同步的脉冲信号。

2)查看程序的仿真波形,就可以看出来了。可能是不与码元初始相位对齐,但一定是与码元周期相同的。程序中的位同步信号,只要保证每个码元采样一次(即位同步信号与码元周期相同)即可。在输出的时候,利用位同步信号上升沿对输入位流采样输出,就可以保证输出的位流数据与位同步信号的初始相位严格对齐了。

3)关于pdbef,pdaft这两个信号的意义和作用,建议反复研读p160_161页的内容,理解其工作原理。这并不难,需要反复读,对照图5-20和5-21理解,相信你可以掌握的。

祝愉快!

杜勇 2015.8.5

 

返回作品读者交流区
返回到我的作品目录

  评论这张
 
阅读(115)| 评论(2)
推荐 转载

历史上的今天

在LOFTER的更多文章

评论

<#--最新日志,群博日志--> <#--推荐日志--> <#--引用记录--> <#--博主推荐--> <#--随机阅读--> <#--首页推荐--> <#--历史上的今天--> <#--被推荐日志--> <#--上一篇,下一篇--> <#-- 热度 --> <#-- 网易新闻广告 --> <#--右边模块结构--> <#--评论模块结构--> <#--引用模块结构--> <#--博主发起的投票-->
 
 
 
 
 
 
 
 
 
 
 
 
 
 

页脚

网易公司版权所有 ©1997-2017